Informatik-Kolloquien
254. Informatik-Kolloquium
Öffentliche Verteidigung im Rahmen des Promotionsverfahrens
Herr Dipl.-Inf. Jochen Strunk
TU Chemnitz
Fakultät für Informatik
Professur Rechnerarchitektur und Mikroprogrammierung
"High Performance Communication Architectures for Grids of Run-Time Reconfigurable Modules on FPGAs with Host System Integration"
Montag, 11.01.2016
11:00 Uhr, Straße der Nationen 62, 1/336
Alle interessierten Personen sind herzlich eingeladen!
Abstract:
Der Beitrag dieser Arbeit ordnet sich im Bereich der Laufzeitrekofiguration (Run-Time-Reconfiguration) von dynamisch-partiell-rekonfigurierbaren (DPR) FPGAs ein, wo Teile vom FPGA mit neuer Funktionalität versehen werden können ohne die nicht betroffenen Bereiche in ihrer Funktionalität während der Laufzeit zu beeinflussen. Es wird eine Systemarchitektur innerhalb eines FPGAs untersucht bei welcher zur Laufzeit rekonfigurierbare Module (RTRM) zum Einsatz kommen, die als Rechenelemente fungieren und in einem Grid (Gitter) angeordnet sind. Der Hauptbeitrag dieser Arbeit liegt in der Untersuchung geeigneter, hoch-performanter On-Chip-Kommunikationsarchitekturen (CAoCs - Communication Architectures on a Chip) für Grids aus RTRMs. Unterschiedliche Kommunikationsmodelle und Topologien für CAoCs zur Kommunikation mit RTRMs werden untersucht. Diese CAoCs sollen die unterbrechungsfreie Kommunikation für RTRMs auch während einer Laufzeitrekonfiguration gewährleisten. Zusätzlich werden die Fähigkeiten von DPR-fähigen Xilinx FPGAs und deren Software für die Laufzeitrekonfiguration untersucht. Darüber hinaus wird ein Konzept zur Integration von Grids aus RTRMs in ein Hostsystem basierend auf dem Ansatz eines virtuellen Dateisystems vorgestellt.